Hi Fabio, thanks for the fast feedback. Below i have commented your issue for clarification. Regards Reinhold Reinhold Mueller Software engineer emtrion GmbH Am Hasenbiel 6 | 76297 Stutensee | Germany Phone +49 7244 62694 20 Fax +49 7244 62694 19 Email Reinhold.Mueller@xxxxxxxxxx Online www.emtrion.de *** Merry X-Mas & Happy New Year 2022 *** emtrion GmbH • Amtsgericht Mannheim • HRB 110 300 • Geschäftsführer: Ramona Maurer, Achmed Haddou • Umsatzsteueridentifikationsnummer:DE813694260 • Impressum: www.emtrion.de/de/impressum.html HINWEIS: Personenbezogene Daten, die Sie per E-Mail an uns übermitteln, werden bei uns gespeichert und verarbeitet. Informationen zu unseren gesetzlichen Informationspflichten, zu uns und unseren Dienstleistungen finden Sie in unseren Datenschutzhinweisen. Diese E-Mail kann vertrauliche und / oder rechtlich geschützte Informationen enthalten. Wenn Sie nicht der richtige Adressat sind, oder diese E-Mail irrtümlich erhalten haben, informieren Sie bitte den Absender und vernichten diese Mail. Das unerlaubte kopieren, sowie die unbefugte Weitergabe dieser Mail ist nicht gestattet. > -----Ursprüngliche Nachricht----- > Von: Fabio Estevam <festevam@xxxxxxxxx> > Gesendet: Dienstag, 21. Dezember 2021 01:06 > An: Mueller, Reinhold <Reinhold.Mueller@xxxxxxxxxx> > Cc: Rob Herring <robh+dt@xxxxxxxxxx>; Sascha Hauer > <s.hauer@xxxxxxxxxxxxxx>; Sascha Hauer <kernel@xxxxxxxxxxxxxx>; > Shawn Guo <shawnguo@xxxxxxxxxx>; NXP Linux Team <linux- > imx@xxxxxxx>; open list:OPEN FIRMWARE AND FLATTENED DEVICE TREE > BINDINGS <devicetree@xxxxxxxxxxxxxxx>; linux-kernel <linux- > kernel@xxxxxxxxxxxxxxx> > Betreff: Re: [PATCH v4 2/2] arm64: dts: imx8mm: Add support for emtrion > emCON-MX8M Mini > > Hi Reinhold, > > On Mon, Dec 20, 2021 at 4:23 AM <reinhold.mueller@xxxxxxxxxxx> wrote: > > > + pinctrl_ecspi1: ecspi1-grp { > > + fsl,pins = < > > + MX8MM_IOMUXC_ECSPI1_SCLK_ECSPI1_SCLK 0x82 > > + MX8MM_IOMUXC_ECSPI1_MOSI_ECSPI1_MOSI 0x82 > > + MX8MM_IOMUXC_ECSPI1_MISO_ECSPI1_MISO 0x82 > > + >; > > + }; > > + > > + pinctrl_ecspi1_cs: ecspi1-cs { > > + fsl,pins = < > > + MX8MM_IOMUXC_ECSPI1_SS0_GPIO5_IO9 0x40000 > > + MX8MM_IOMUXC_ECSPI2_SS0_GPIO5_IO13 0x40000 > > This version looks good to me. > > One nit: you seem to use a single SPI chipselect, but you add two entries > here. > > Is the MX8MM_IOMUXC_ECSPI2_SS0_GPIO5_IO13 needed too? Yes, of course the emCON provides a connector connecting two slaves on the spi bus. > > Either way: > > Reviewed-by: Fabio Estevam <festevam@xxxxxxxxx>